華大電子CIU32M030 系統及存儲器架構
ciu32m010、ciu32m030 器件是基于 arm cortex m0 處理器的 32 位通用微控制器存儲器芯片。采用了哈佛結構,具有低中斷延遲時間和低成本調試特性,而且高集成度和增強的特性使這顆處理器適合于那些需要高性能和低功耗微控制器的市場領域。預先定義的存儲器映射和高達 4gb 的存儲空間,充分保證了系統的靈活性和可擴展性。
系統架構
ciu32m010、ciu32m030 器件采用 32 位多層總線結構,該結構可使系統中的多個主機和從機之間的并行通信成為可能。多層總線結構包括一個 ahb 互聯矩陣、兩個 ahb 總線和兩個 apb 總線。ahb 互聯矩陣的互聯關系接下來將進行說明。
ciu32m010、ciu32m030 主系統由以下兩部分構成:
• 2 個驅動單元
– cpu 內核系統總線(s-bus)
– dma 總線
• 2 個存儲單元
– 內部閃存存儲器
– 內部 sram
系統總線
此總線連接 cpu 內核的系統總線(外設總線)到總線矩陣,總線矩陣協調著內核和各個高速部件間的訪問。
總線矩陣(bus matrix)
• 總線矩陣管理著內核系統總線與各外設模塊的訪問仲裁,總線矩陣由主模塊總線及從模塊總線組成。
• ahb 外設通過總線矩陣與系統總線相連。
• ahb 到 apb 橋(ahb2apb bridges-apb)。
• ahb 到 apb 橋在 ahb 與 apb 總線間提供同步連接。
注:當對 apb 寄存器進行 8 位或者 16 位訪問時,該訪問會被自動轉換成 32 位的訪問;橋會自動將 16 位或者 8 位的數據 擴展以配合 32 位的寬度。
沈陽芯碩科技有限公司是華大電子專業代理商,有技術問題可咨詢我們